取教训,而不是累积伤痛。
整个系统的搭建是基于PowerPC 405微处理器的基本硬件平台,挂载用户自定义外设TDC,移植嵌入式Linux操作系统。图1所示为基于SOPC技术高精度光子到达时间测量电路的系统设计架构框图,从图中可知:外部供电为4.5V-5.5V,提供100MHz的系统时钟,利用System ACE控制器实现CF卡对FPGA器件硬件配置加载以及Linux操作系统加载,本次运行的DDR_SDRAM内存大小为256M,能够通过JTAG口进行外部调试。